°Ô½ÃÆÇ
¼º¸í
±ÛÁ¦¸ñ
±Û
ÀϹÝÀûÀÎ ÈÞÁî(fuse)´Â Á¤°Ý ÀÌ»óÀÇ Àü·ù³ª Àü¾ÐÀÌ ºÎ°¡µÇ¸é ȸ·Î ¿¬ °áÀ» ¿µ±¸È÷ ²÷¾îÁö°Ô ÇÕ´Ï´Ù. ±×·¯³ª ¾ÈƼ(anti) ÈÞÁî´Â ÀÏ¹Ý ÈÞÁî¿Í´Â ¹Ý´ë·Î, º¸Åë Á¶°Ç¿¡¼´Â ȸ ·Î°¡ ²÷¾îÁ® ÀÖ´Ù°¡ ƯÁ¤ Á¤°ÝÀÏ ¶§´Â ȸ·Î¸¦ ¿¬°á½ÃŰ´Â ¿ªÇÒÀ» ÇÕ´Ï ´Ù. ÁÖ·Î ¹ÝµµÃ¼ °øÁ¤À» ÀÌ¿ëÇÏ¿© Á¦Á¶µÇ¸ç, ÁýÀûȸ·Î »ó¿¡¼ ÃÊ ¼ÒÇü ½º À§Ä¡ ¿ëµµ·Î »ç¿ëµÇ°í ÀÖ½À´Ï´Ù. ƯÈ÷, ÇöÀç ¸¹ÀÌ »ç¿ëµÇ´Â ÇÁ·Î±×·¥ °¡´É ĨÀÎ FPGA ¹× PLA ³»ºÎ´Â ¸¹ Àº ¾ÈƼÈÞÁî·Î ±¸¼ºµÇ¾î ÀÖÀ¸¸ç, À̸¦ ÀÌ¿ëÇÏ¿© ÇÁ·Î±×·¥ ÀÔ·ÂÀÌ °¡´É ÇØ
¾ÏÈ£
*±ÛÀԷ½à ÀÔ·ÂÇÑ ¾ÏÈ£¸¦ ÀÔ·ÂÇØ ÁÖ¼¼¿ä.